是0,无论何时执,加法器的进位输出作为进位锁
<:任何时候进行多字节数加法运算时,需要把送往加法器的数取反。而它和d输入是相连的。则ทq端输出为1,不管是否必要。都应该用进位加法指,或进位锁存器的数据输出为1并且执行进位加法或者借位减法指令时,8位
加法器的进位输入被置为ฦ1。
记住,只有上一次的加法或者进位加法指令产生进位输出时,进位加法操作才会使8位加
法器的进位输入为1。
时钟
10่11้0800่
011101้600
第2,进位锁,
当进行减法操作。为正确编码前面列ต出的1้6位加法,可用如下所示方法:该方法都能正确,
不管是什么样的数。
有了这两个新的操作码,极大地扩展了机器处理的范围,重复使用进位加法指令。使其不再只局限于进行,能进行16๔位数、2๐4๒位数、32位数、40位数等更多位数的加法运
算。假设要把32位数7a8๖92bcdh与65a872ffh相加,则需要一个加法指令及三个进位加法指
令:
当然,把这些数存放到存储器中并非真的很好。这不仅要用开关来表示二进制数,而且
数在存储器中的地址也并不连续。例如,7a892bcນdh从最低有效字节开始,每个字节分别存
入存储器地址000่0h、000่3h、0่006h及0009h中。为了得到最终结果,还必须检查地址00่02h、
0005h、00่08h及000bຘh中的数。
此外,当前设计的自动加法器不允许在随后的计算中重复利用计算结果。假设要把3个8
位数加起来,然后再在和中ณ减去一个ฐ8位数,并且存储结果。这需要一次装ณ载操作、两次加法
操作、一次减法和一次保存操作。但如果想从原先的和中ณ减去另外一个数会怎么样呢?那ว个
和是不能访问的,每次用到它时都要重新计算。
原因在于我们已经建造了一个自动加法器,其中的代码ram和数据ram阵列同时、顺
序地从0000h开始寻址。代码raທm中的每条指令对应于数据raທm中相同地址的存储单元。一
第17章自动操作159
下载
“代码”“数据”
“代码”数据
低字节结果
次高字节结果
次高字节结果
最高字节结果
低字节结果
高字节结果
160่编码的奥秘
下载
旦“保存”指令使某个数据保存在数据ram中ณ,这个数就不能再被装载到เ累加器中。
为ฦ了解决这个问题,要对自动加法器做一个ฐ基本的及大的改变。虽说刚开始看上去会异
常复杂,但很快你就会看到一扇通向灵活性的大门打开了。
让我们开始吧,目前我们已经有了7个操作码:
操作码代码
load1้0h
store11h
add20h
subtraທct21h
add9ithcaທrry2๐2h
subຘtraທct9ithborro923๑h
haທltffh
每个操作码在存储器中占1个字节。除了“停止”代码外,现在希望每条指令在存储器中
占3个ฐ字节,其中ณ第一个ฐ字节为代码本身,后两个字节存放一个1้6位的存储器单元地址。对于
装载指令来说,其地址指明数据在数据raທm阵列中ณ的存储单元,该存储单元存放要装载到累็
加器中的字节;对于加法、减法、进位加法和借位减法指令来说,地址指明要从累็加器中加
上或者减去的字节的存储单元;对于保存指令来说,地址指明累加器中的内容将要保存的存
储单元。
例如,当前自动加法器所能做的最简单的工作就是加两个数。要完成这项工作,可以按
照下面的方法来设置代码ram阵列ต和数据ram阵列:
在改进的自动加法器中,每条指令除了“停止”需要3个字节:
每条指令除了“停止”后跟2个ฐ字节,用来表示ิ在数据ram阵列中ณ的16位地址。这三
个ฐ地址碰巧为00่00h、000่1h和0002๐h,它们可以是任何其他地址。
前面说明了如何使用加法和进位加法指令来相加一对16位数—比如76aທbh和232cນh。必
须把2๐个数的低字节保存在存储器单元0000h和00่01h中,把2个ฐ高字节保存在00่03h和0004๒h中ณ,
“代码”“数据”
“代码”
把地址00่00่h处的字节装入累加器
把地址000่1h处的字节加到累加器
把累加器的内容存入地址00่02h处
停止
结果
其相加结果保存在0002h和0005h中ณ。
这样,我们可以用更合理的方式来保存两个ฐ加数及其结果,这可能会保存在以前从未用
过的存储区域:
这6个存储单元不必像图中ณ这样连在一起,它们可分散在整个64kb数据ram阵列中的任
何地方。为ฦ了把这些地址中的数相加,必须ี在代码ram阵列中按如下所示设置指令:
可以看到保存在地址40่01h和4003h中的两ä个低字节先相加,并把结果保存在地址4๒00่5h
中。两个ฐ高字节在地址4000h和40่02h中ณ利用进位加法进行相加,其结果保存在地址4๒0่04h
中。如果去掉“停止”指令并向代码ram中ณ加入更多指令,随后的计算就可以简单地通过存